首頁
1
最新消息
2
教育訓練
3
Sigrity SI 進階電源效應的平行匯流排的建模、模擬與分析課程大綱4
茂積股份有限公司 PCB事業部 台北市 104 松江路 32-1 號 5 樓之 1
1. 建立零件包裝 - Padstack 製作過程 - Symbol 製作過程 (以SMD零件為例) 2. 建立Board - library 設定 - Mechanical 與 Format symbol 製作 - 疊構設定 - Package keepin 與 Rout keepin 設定 3. Net in - 孰悉多種Netlist輸出入方式 - 各種方式間的差異分析 4. Placement(置件) - Floor planning (空間規劃) - Replication (模組套用) - 手動置件 5. Constraint Manager (約束管理) - Physical (尺寸約束) - Spacing (距離約束) - Electrical (電氣特性約束) - Diff. Pair (對線設定) - Class (群組設定) - Region (區域約束) 6. 佈線與整線 - 手動佈線 - 自動佈線 - 整線 7. 鋪銅 - 外層鋪銅 - 內層鋪銅 8. 輸出 - 鑽孔圖(Drill Map)製作 - 鑽孔程式 - Gerber 274X - ODB++ .fixed { position: fixed; bottom: 42px; right: 30px; width: 120px; font-color: #0000ff; font-weight: bold; z-index: 9999; } .relative { position: relative; width: 120px; height: 100px; } .absolute { position: absolute; width: 120px; height: 100px; z-indent: 2; left: 17px; top: 10px; } A.class1 {color:red; font-size:22px; font-weight: bold;} A.class1:link {text-decoration: none; color: #2828FF;} A.class1:visited {text-decoration: none; color: #0000C6;} A.class1:hover {text-decoration: underline; color: #FF0000;} A.class1:active {text-decoration: none; color: #8600FF;} 教育訓練報名連結 https://www.pcb.maojet.com.tw/hot_401165.html Allegro PCB Layout 基本觀念教學大綱 2022-01-19 2023-01-19
茂積股份有限公司 PCB事業部 台北市 104 松江路 32-1 號 5 樓之 1 https://www.pcb.maojet.com.tw/hot_401165.html
茂積股份有限公司 PCB事業部 台北市 104 松江路 32-1 號 5 樓之 1 https://www.pcb.maojet.com.tw/hot_401165.html
https://schema.org/EventMovedOnline https://schema.org/OfflineEventAttendanceMode
2022-01-19 http://schema.org/InStock TWD 0 https://www.pcb.maojet.com.tw/hot_401165.html

Sigrity SI 進階電源效應的平行匯流排的建模、模擬與分析課程大綱
 

Modeling, Simulation, and Analysis of Power-Aware Parallel Bus Systems

1.S參數模型建立有電源效應的匯流排系統模型

Build power-aware bus system models with the S-parameters model

2.連接DDR block模型與確認系統方塊間的信號連接

Connect blocks of the DDR models and check signal connectivity between blocks of these systems.

3.設定DDR的分析選項與時間預算

Set timing budget and analysis options for these systems, including channel simulation options for the DDR-PAPBS.

4.用理想與非理想電源做DDR的模擬.

Run simulations of the DDR-PAPBS with or without ideal power

5.產生模擬結果與分析報告,包括2D波形與眼圖

Generate simulation-based reports and results in terms of 2D voltage plots of data and strobe signals, and data Eye diagrams.

6.分析DDR電源與信號完整度的效益

Analyze simulation based results and tables to evaluate power and signal integrity performance of the DDR3-PAPBS.

7.置換電源的S參數模型

Replace the S-parameters model of the power-aware

8.用參數掃描來做DDR的模擬分析

Perform simulation and analysis of the DDR3-PAPBS with sweeping parameters. 

9.設定DDRRank來做SSN 同步切換雜訊的模擬

Run SSN simulations of this modified DDR3-PAPBS by defining “Ranks” of memory.

 

上一個 回列表